AMD微代码升级:锐龙9000核心间延迟骤降58%
快科技9月18日消息,AMD CCD+IOD Chiplest设计已经使用了好几代,按理说炉火纯青,但是在最新的锐龙9000系列上,却出现了核心之间延迟骤然加大的情况,最高可达200纳秒左右。还好,最新的AGESA 1.2.0.1版微代码终于解决了这一问题。

上周,华硕为旗下600系列主板率先推送了1.2.0.2版微代码。有硬件爱好者使用锐龙9 9950X、ROG CROSSHAIR X670E GENE、CapFrameX实测显示,对比1.2.0.1旧版微代码,锐龙9000系列的核心间延迟从180纳秒降低到了75纳秒,幅度高达58%。

1.2.0.1

1.2.0.2
当然不同处理器、主板的情况略有差异,也有的测试显示从200纳秒降到了95纳秒,幅度仍有52.5%。

还有网友发现,部分基准测试性能成绩也更好了,比如说CineBench R23多核跑分提高了400-600分不等,当然幅度不大,只有大约1%。不过也有人指出,锐龙9000的核心间延迟其实并不是真正的问题,只是之前显示不精准,现在恢复正常了而已。

相关文章
- AMD锐龙7 9850X3D游戏性能曝光:比9800X3D略高3%
- 开始挤牙膏!AMD核显坚守RDNA3.5至2029年:高端才有RDNA5
- AMD最强APU更新!锐龙AI Max+ 400详细规格曝光:5.2GHz CPU、3.0GHz GPU
- 提前一周买到锐龙7 9850X3D!花费近4000元
- 针尖对麦芒!被Intel嘲讽卖老古董Zen 2芯片:AMD回怼
- AMD锐龙7 9850X3D正式发布:频率飙升400MHz 功耗完全不变
- 频率全线增长!AMD锐龙AI 400系列正式发布:首次迎来台式机版本
- AMD锐龙AI Max+ 388/392正式发布:依旧满血最强集显!
- 史上最强X3D CPU!9950X3D2首次曝光:双3D V-Cache、192MB缓存
- AMD要用上三星第二代2nm工艺:锐龙CPU功耗还能低25%